中文国产日韩欧美视频,午夜精品999,色综合天天综合网国产成人网,色综合视频一区二区观看,国产高清在线精品,伊人色播,色综合久久天天综合观看

用FPGA實(shí)現(xiàn)DSP與液晶顯示器的快速接口

時(shí)間:2023-05-01 11:33:33 電子通信論文 我要投稿
  • 相關(guān)推薦

用FPGA實(shí)現(xiàn)DSP與液晶顯示器的快速接口

摘要:高速處理器與慢速設(shè)備之間的接口是電子系統(tǒng)設(shè)計(jì)中經(jīng)常遇到的問(wèn)題。以液晶顯示器為例,提出了一種以FPGA為基礎(chǔ)的快速接口電路設(shè)計(jì)方案。該方案可有效地減小慢速設(shè)備對(duì)高速處理器的影響。

    關(guān)鍵詞:可編程器件 DSP 液晶顯示器 微指令 快速接口

隨著器件集成工藝的發(fā)展和Soc器件的出現(xiàn),現(xiàn)在的數(shù)字系統(tǒng)正在越來(lái)越多地采用可編程器件設(shè)計(jì)。這樣,不僅開(kāi)發(fā)周期短,而且在價(jià)格和使用難易度上也顯示了很大的優(yōu)勢(shì)。更為重要的是,還能利用器件的現(xiàn)場(chǎng)可編程特性,根據(jù)應(yīng)用的要求對(duì)器件進(jìn)行動(dòng)態(tài)配置,簡(jiǎn)便易行地完成功能的添加或變化。

在高速的數(shù)字信號(hào)處理系統(tǒng)中,要涉及到大量的計(jì)算,為了提高運(yùn)算速度,正大量使用DSP器件。目前的可編程器件,其時(shí)鐘頻率可以很高,在高速數(shù)字信號(hào)處理系統(tǒng)中將發(fā)揮越來(lái)越大的作用。因此,DSP+FPGA的方案正越來(lái)越多地被電子工程師們采用。

在很多的實(shí)際數(shù)字系統(tǒng)中,往往需要良好的用戶(hù)界面,其中LCD是被大量采用的顯示器件。由于LCD是典型的慢速設(shè)備(相對(duì)于DSP來(lái)講),在與高速微處理器接口時(shí),會(huì)耗費(fèi)大量時(shí)間,這在高速系統(tǒng)設(shè)計(jì)中是不允許的。如果DSP有不太富裕的處理余量,如何利用它對(duì)LCD完成控制呢??jī)H僅在兩者之間加入鎖存器之類(lèi)的簡(jiǎn)單接口電路,往往不能對(duì)LCD完成控制。不過(guò),有了FPGA,就可以在不增加成本的情況下,在DSP和LCD之間設(shè)計(jì)一條雙向的快速通道。

圖1 DSP時(shí)序較(對(duì)I/O空間的操作)

1 DSP和LCD的時(shí)序

TI公司是DSP在全球的主要供應(yīng)商,其低價(jià)位的TMS320VC54x系列DSP深受廣大電子工程師的青睞。下面以TMS320VC5416為例介紹DSP的時(shí)序。TMS320VC5416將尋址范圍分為存儲(chǔ)器空間、程序空間和I/O空間。其中,對(duì)I/O空間的操作由地址線(xiàn)、數(shù)據(jù)線(xiàn)和三根信號(hào)線(xiàn)IOSTRB、R/W和IS來(lái)完成,其時(shí)序圖如圖1所示。

讀操作和寫(xiě)操作由R/W信號(hào)線(xiàn)上的高低電平?jīng)Q定。如果不采用外部插入等待周期的方法,僅靠?jī)?nèi)部的等待周期設(shè)置寄存器,訪(fǎng)問(wèn)外部I/O空間時(shí)最多可以插入14個(gè)等待周期。如果DSP運(yùn)行在100MHz的主頻上(實(shí)際上TMS320VC16可以運(yùn)行在最高160MHz的主頻上),也只有0.14μs。這對(duì)于LCD來(lái)說(shuō)來(lái)遠(yuǎn)遠(yuǎn)不夠的。

圖2 LCD時(shí)序圖(寫(xiě)操作)

    常見(jiàn)的192×64點(diǎn)陣的LCD(FM19264)實(shí)際上是由3塊獨(dú)立的64×64點(diǎn)陣LCD構(gòu)成的,共享地址線(xiàn)和數(shù)據(jù)線(xiàn),可由CS1、CS2和CS3分別選中。每小塊LCD都有各自獨(dú)立的指令寄存器和數(shù)據(jù)寄存器,由控制線(xiàn)D/I上的高低電平選擇。數(shù)據(jù)的鎖存或出現(xiàn)在數(shù)據(jù)線(xiàn)上由E信號(hào)決定。LCD主要控制管腳的功能如表1所示。對(duì)LCD寫(xiě)操作的時(shí)序圖如圖2所示。LCD的每次讀寫(xiě)操作最少要1μs。如果能使DSP對(duì)LCD的訪(fǎng)問(wèn)象對(duì)高速設(shè)備訪(fǎng)問(wèn)一樣,就能夠最大限度地減小DSP資源的浪費(fèi),并且能夠減少系統(tǒng)的復(fù)雜性,這就需要在FPGA中添加一個(gè)DSP與LCD之間的高速雙向通道。

表1 LCD主要控制管腳功能

管腳名稱(chēng)

[1] [2] [3] [4] 

【用FPGA實(shí)現(xiàn)DSP與液晶顯示器的快速接口】相關(guān)文章:

液晶顯示器·什么是接口類(lèi)型04-26

利用FPGA實(shí)現(xiàn)MMC2107與SDRAM接口設(shè)計(jì)論文12-02

基于FPGA的嵌入式系統(tǒng)FLASH接口設(shè)計(jì)與實(shí)現(xiàn)05-02

基于DSP和FPGA的ARINC429機(jī)載總線(xiàn)接口板的硬件設(shè)計(jì)04-26

液晶顯示器·什么是帶寬04-26

用公共網(wǎng)關(guān)接口實(shí)現(xiàn)水質(zhì)信息查詢(xún)04-27

液晶顯示器·什么是LCD顯示器概述04-26

液晶顯示器·什么是亮度04-26

液晶顯示器黑屏故障04-30

遙測(cè)數(shù)字接口的研究與實(shí)現(xiàn)05-02